Bellek ile Hesaplama - Computing with Memory

Bellek ile Hesaplama İşlev yanıtının bellek dizisinde, bir veya iki boyutlu, şu şekilde depolandığı hesaplama platformlarını ifade eder arama tabloları (LUT'lar) ve fonksiyonlar, LUT'lardan değerler alınarak değerlendirilir. Bu bilgi işlem platformları, aşağıdaki gibi tamamen uzamsal bir bilgi işlem modelini takip edebilir. alanda programlanabilir kapı dizisi (FPGA) veya bir fonksiyonun birden çok saat döngüsünde değerlendirildiği bir zamansal hesaplama modeli. İkinci yaklaşım, bir hesaplama elemanı içindeki ara bağlantı kaynaklarını katlayarak FPGA'daki programlanabilir ara bağlantı yükünü azaltmayı amaçlamaktadır. Büyük çok girişli çok çıkışlı LUT'ları depolamak için yoğun iki boyutlu bellek dizileri kullanır. Bellekle Hesaplama, Bellekte Hesaplamadan farklıdır veya bellek içi işlemci (PIM) kavramları, bellek gecikmesini azaltmak ve bant genişliğini artırmak için bir işlemci ve belleği aynı yonga üzerine entegre etme bağlamında geniş çapta araştırılmıştır. Bu mimariler, verilerin işlemci ve bellek arasında gittiği mesafeyi azaltmaya çalışır. Berkeley IRAM projesi PIM mimarileri alanında dikkate değer bir katkıdır.

Detaylar

Bellek platformları ile bilgi işlem, genellikle donanımın yeniden yapılandırılabilirliğinin avantajını sağlamak için kullanılır. Yeniden yapılandırılabilir bilgi işlem platformları, azaltılmış tasarım maliyeti, pazara erken giriş, hızlı prototip oluşturma ve kolayca özelleştirilebilir donanım sistemleri açısından avantajlar sunar. FPGA'lar, dijital devreleri uygulamak için popüler bir yeniden yapılandırılabilir hesaplama platformu sunar. Tamamen uzamsal bir bilgi işlem modelini izlerler. 1985'teki başlangıcından bu yana, FPGA'lerin temel yapısı iki boyutlu Yapılandırılabilir Mantık blokları (CLB'ler) dizisi ve programlanabilir bir ara bağlantı matrisinden oluşmaya devam etti.[1] FPGA performansına ve güç dağılımına büyük ölçüde ayrıntılı programlanabilir ara bağlantı (PI) mimarisi hakimdir.[2][3] FPGA'da PI mimarisinin etkisini azaltmanın etkili bir yolu, küçük LUT'ları birbirine yakın yerleştirmek (kümeler olarak adlandırılır) ve yerel ara bağlantılar kullanarak küme içi iletişime izin vermektir. Kümelenmiş bir FPGA mimarisinin faydalarından dolayı, büyük FPGA satıcıları bunu ticari ürünlerine dahil etmişlerdir.[4][5] Daha büyük çok girişli çok çıkışlı LUT'ları gömülü bellek bloklarına eşleyerek ince taneli FPGA'larda PI nedeniyle oluşan yükü azaltmak için araştırmalar da yapılmıştır. Benzer bir uzamsal hesaplama modelini takip etmesine rağmen, mantık fonksiyonlarının bir kısmı gömülü bellek blokları kullanılarak gerçekleştirilirken, kalan kısım daha küçük LUT'lar kullanılarak gerçekleştirilir.[6] Bu tür heterojen bir haritalama, programlanabilir ara bağlantıların katkısını azaltarak alanı ve performansı iyileştirebilir.

FPGA'nın tamamen mekansal hesaplama modelinin aksine, zamansal bir hesaplama modeli (veya hem zamansal hem de mekansal bir kombinasyon) kullanan yeniden yapılandırılabilir bir bilgi işlem platformu da araştırılmıştır. [7][8] geleneksel FPGA'ya göre performans ve enerjiyi geliştirme bağlamında. Bellek Tabanlı Hesaplama (MBC) olarak adlandırılan bu platformlar, LUT'ları depolamak için yoğun iki boyutlu bellek dizisi kullanır. Bu tür çerçeveler, karmaşık bir işlevi kırmaya dayanır (f) küçük alt işlevlere; alt fonksiyonları bellek dizisinde çok girişli, çok çıkışlı LUT'lar olarak temsil etme; ve işlevi değerlendirmek f birden fazla döngü boyunca. MBC, nano ölçekli belleğin yüksek yoğunluk, düşük güç ve yüksek performans avantajlarından yararlanabilir.[8]

Her bir hesaplama elemanı, LUT'ları depolamak için iki boyutlu bir bellek dizisi, alt fonksiyonların değerlendirmesini sıralamak için küçük bir denetleyici ve ayrı bölümlerden ara çıktıları tutmak için bir dizi geçici kayıt içerir. Her bir hesaplama bloğunun içindeki hızlı, yerel yönlendirme çerçevesi, LUT erişimi için adres oluşturur. Bu tür çoklu hesaplama öğeleri, büyük işlevlerin haritalanmasını sağlamak için FPGA benzeri programlanabilir ara bağlantı mimarisi kullanılarak uzamsal olarak bağlanabilir. Hesaplama öğelerinin içindeki yerel zaman çoklamalı yürütme, programlanabilir ara bağlantı gereksinimlerini büyük ölçüde azaltabilir ve bu da enerji gecikmeli üründe büyük iyileştirmeler ve teknoloji nesilleri arasında performansın daha iyi ölçeklenebilirliğine yol açar. Her bir bilgi işlem öğesinin içindeki bellek dizisi şu şekilde gerçekleştirilebilir: içerik adreslenebilir bellek (CAM), belirli uygulamalar için bellek gereksinimini önemli ölçüde azaltmak için.[7]

Ayrıca bakınız

Referanslar

  1. ^ K.Compton ve S. Hauck, "Computing: A Survey of systems and software", ACM Anketleri, Cilt. 34, No. 2, Haziran, 2002.
  2. ^ S. M. Trimberger, Alan Programlanabilir Kapı Dizisi Teknolojisi, Norwell, MA: Kluwer, 1994.
  3. ^ A. Rahman, S. Das, A. P. Chandrakasan, R. Reif, "Alan Programlanabilir Kapı Dizileri için Kablolama Gereksinimi ve Üç Boyutlu Entegrasyon Teknolojisi", IEEE Trans. Çok Büyük Ölçekli Entegrasyon Sistemlerinde, Cilt. 11, No. 1, Şubat, 2003.
  4. ^ Xilinx Corporation
  5. ^ Altera Corporation
  6. ^ J. Cong ve S. Xu, "Gömülü Bellek Blokları ile FPGA'lar için Teknoloji Haritalama", Alan Programlanabilir Kapı Dizisi Sempozyumu, 1998.
  7. ^ a b S. Paul ve S. Bhunia, "Geliştirilmiş Performans ve Kaynak Kullanımı için İçerik Adreslenebilir Belleği Kullanarak Yeniden Yapılandırılabilir Hesaplama", Tasarım Otomasyonu Konferansı, 2008.
  8. ^ a b S. Paul, S. Chatterjee, S. Mukhopadhyay ve S. Bhunia, "Uçucu Olmayan 2-D STTRAM Dizisi Kullanılarak Nano Ölçekli Yeniden Yapılandırılabilir Hesaplama", Nanoteknoloji üzerine Uluslararası Konferans, 2009.