Biçimsel eşdeğerlik kontrolü - Formal equivalence checking

Biçimsel eşdeğerlik kontrolü süreç bir parçası elektronik tasarım otomasyonu (EDA), yaygın olarak geliştirme sırasında kullanılır dijital Entegre devreler, resmen kanıtlamak için iki temsilinin bir Devre tasarımı tamamen aynı davranışı sergiliyor.

Eşdeğerlik kontrolü ve soyutlama seviyeleri

Genel olarak, farklı türler arasında karşılaştırmaları kapsayan geniş bir olası işlevsel eşdeğerlik tanımı vardır. soyutlama seviyeleri ve zamanlama ayrıntılarının değişen ayrıntı düzeyi.

  • En yaygın yaklaşım, ikisini tanımlayan makine denkliği sorununu dikkate almaktır. senkron tasarım özellikler işlevsel olarak eşdeğer, saate göre saat üretiyorlarsa kesinlikle için aynı çıkış sinyali dizisi hiç giriş sinyallerinin geçerli dizisi.
  • Mikroişlemci tasarımcılar için belirtilen işlevleri karşılaştırmak için eşdeğerlik denetimini kullanır. komut seti mimari (ISA) ile kayıt transfer seviyesi (RTL) uygulaması, her iki modelde yürütülen herhangi bir programın ana bellek içeriğinin aynı şekilde güncellenmesine neden olmasını sağlar. Bu daha genel bir sorundur.
  • Bir sistem tasarım akışı, bir işlem seviyesi modeli (TLM) arasında karşılaştırma gerektirir, ör. SystemC ve ilgili RTL spesifikasyonu. Böyle bir kontrol, çip üzerinde sistem (SoC) tasarım ortamında artan bir ilgi haline geliyor.

Senkron makine eşdeğeri

kayıt transfer seviyesi Bir dijital çipin (RTL) davranışı genellikle bir donanım açıklama dili, gibi Verilog veya VHDL. Bu açıklama, hangi işlemlerin hangi işlem sırasında yürütüleceğini ayrıntılı olarak tanımlayan altın referans modelidir. saat döngüsü ve hangi donanım parçalarıyla. Mantık tasarımcıları simülasyonlar ve diğer doğrulama yöntemleriyle kayıt aktarım açıklamasını doğruladıktan sonra, tasarım genellikle bir netlist tarafından mantık sentezi aracı. Eşdeğerlik, aşağıdakiler tarafından belirlenmesi gereken işlevsel doğrulukla karıştırılmamalıdır: işlevsel doğrulama.

İlk netlist genellikle optimizasyon, eklenmesi gibi bir dizi dönüşümden geçecektir. Test İçin Tasarım (DFT) yapıları, vb., Mantık elemanlarının yerleştirilmesi için temel olarak kullanılmadan önce fiziksel düzen. Çağdaş fiziksel tasarım yazılımı da zaman zaman önemli değişiklikler yapacaktır (mantıksal öğeleri daha yüksek veya daha düşük eşdeğer benzer öğelerle değiştirmek gibi) sürücü gücü ve / veya alanı ) net listesine. Çok karmaşık, çok adımlı bir prosedürün her adımı boyunca, orijinal işlevsellik ve orijinal kod tarafından tanımlanan davranış korunmalıdır. Final ne zaman bant çıkışı dijital bir çipten yapılmıştır, birçok farklı EDA programı ve muhtemelen bazı manuel düzenlemeler netlisti değiştirmiş olacaktır.

Teorik olarak, mantıksal bir sentez aracı, ilk net listenin mantıksal olarak eşdeğer RTL kaynak koduna. İşlemin sonraki aşamalarında netlist üzerinde değişiklik yapan tüm programlar teorik olarak bu değişikliklerin mantıksal olarak önceki bir sürüme eşdeğer olmasını sağlar.

Uygulamada, programlarda hatalar vardır ve RTL'den son bant çıkışı net listesine kadar tüm adımların hatasız gerçekleştirildiğini varsaymak büyük bir risk olacaktır. Ayrıca, gerçek hayatta tasarımcıların bir netlist üzerinde manuel değişiklikler yapması yaygındır. Mühendislik Değişiklik Emirleri veya ECO'lar, böylece önemli bir ek hata faktörü ortaya çıkarır. Bu nedenle, hiçbir hata yapılmadığını körü körüne varsaymak yerine, netlist'in son versiyonunun tasarımın orijinal açıklamasına (altın referans modeli) mantıksal eşdeğerliğini kontrol etmek için bir doğrulama adımı gereklidir.

Tarihsel olarak, eşdeğerliği kontrol etmenin bir yolu, RTL'nin doğruluğunu onaylamak için geliştirilen test senaryolarını son net listeyi kullanarak yeniden simüle etmekti. Bu sürece geçit seviyesi denir mantık simülasyonu. Ancak bununla ilgili sorun, kontrol kalitesinin yalnızca test senaryolarının kalitesi kadar iyi olmasıdır. Ayrıca, kapı düzeyinde simülasyonların yürütülmesi oldukça yavaştır, bu da dijital tasarımların boyutu büyümeye devam ederken büyük bir sorundur. üssel olarak.

Bunu çözmenin alternatif bir yolu, RTL kodunun ve ondan sentezlenen ağ listesinin tüm (ilgili) durumlarda tam olarak aynı davranışa sahip olduğunu resmi olarak kanıtlamaktır. Bu sürece biçimsel eşdeğerlik kontrolü denir ve daha geniş bir alanda incelenen bir problemdir. resmi doğrulama.

Bir tasarımın herhangi iki temsili arasında resmi bir eşdeğerlik kontrolü gerçekleştirilebilir: RTL <> netlist, netlist <> netlist veya RTL <> RTL, ancak ikincisi ilk ikisine kıyasla nadirdir. Tipik olarak, biçimsel bir eşdeğerlik kontrol aracı da hangi noktada iki temsil arasında bir fark olduğunu büyük bir kesinlik ile gösterecektir.

Yöntemler

Eşdeğerlik kontrol programlarında mantıksal akıl yürütme için kullanılan iki temel teknoloji vardır:

  • İkili karar diyagramları veya BDD'ler: Boole işlevleriyle ilgili muhakemeyi desteklemek için tasarlanmış özel bir veri yapısı. BDD'ler, verimlilikleri ve çok yönlülükleri nedeniyle oldukça popüler hale geldi.
  • Birbirine Bağlı Normal Biçim Tatmin Edilebilirliği: OTURDU çözücüler, bir değişkenlere bir atama döndürür önerme formülü böyle bir görev varsa tatmin eder. Hemen hemen tüm mantıksal akıl yürütme problemleri bir SAT problemi olarak ifade edilebilir.

Eşdeğerlik kontrolü için ticari uygulamalar

Mantıksal Eşdeğerlik Kontrolündeki başlıca ürünler (LEC) alanı EDA şunlardır:

Genellemeler

  • Yeniden Zamanlanmış Devrelerin Eşdeğerlik Kontrolü: Bazen mantığı bir kaydın bir tarafından diğerine taşımak yararlıdır ve bu, kontrol problemini karmaşıklaştırır.
  • Sıralı Eşdeğerlik Kontrolü: Bazen, iki makine kombinasyon düzeyinde tamamen farklıdır, ancak aynı girdiler verilirse aynı çıktıları vermelidir. Klasik örnek, durumlar için farklı kodlamalara sahip iki özdeş durum makinesidir. Bu, kombinasyonel bir probleme indirgenemeyeceğinden, daha genel teknikler gereklidir.
  • Yazılım Programlarının Eşdeğeri, yani N girdi alan ve M çıktı üreten iki iyi tanımlanmış programın eşdeğer olup olmadığını kontrol etmek: Kavramsal olarak, yazılımı bir durum makinesine dönüştürebilirsiniz (bu, bir bilgisayar artı belleği çok büyük bir durum makinesi oluşturur.) Sonra, teorik olarak, çeşitli özellik kontrol biçimleri aynı çıktıyı üretmelerini sağlayabilir. Bu problem, iki programın çıktıları farklı zamanlarda görünebileceğinden, sıralı eşdeğerlik kontrolünden bile daha zordur; ama mümkün ve araştırmacılar bunun üzerinde çalışıyor.

Ayrıca bakınız

Referanslar

  • Entegre Devreler İçin Elektronik Tasarım Otomasyonu El Kitabı, Lavagno, Martin ve Scheffer tarafından, ISBN  0-8493-3096-3 Alanın araştırılması. Bu makale izin alınarak 2. Cilt, 4. Bölümden alınmıştır. Eşdeğerlik Kontrolü, Fabio Somenzi ve Andreas Kuehlmann tarafından.
  • YENİDEN. Bryant, Boolean işlevi manipülasyonu için grafik tabanlı algoritmalar, Bilgisayarlarda IEEE İşlemleri., C-35, s. 677–691, 1986. BDD'lere ilişkin orijinal referans.
  • RTL modelleri için sıralı eşdeğerlik kontrolü. Nikhil Sharma, Gagan Hasteer ve Venkat Krishnaswamy. EE Times.

Dış bağlantılar