Ne-XVP - Ne-XVP - Wikipedia

Ne-XVP 2006-2008 yılları arasında yapılan bir araştırma projesiydi. NXP Semiconductors. Proje, bir sonraki nesli tanımlamak için bütünsel bir yaklaşım benimsedi multimedya işleme mimarisi gömülü için MPSoC'ler programlanabilirliği, performans ölçeklenebilirliğini ve silikon verimliliğini evrimsel bir şekilde hedefleyen. Evrimsel yol, aşağıdaki gibi mevcut işlemci çekirdeklerini kullanmayı gerektirir. NXP TriMedia yapı taşları ve destekleyici endüstri programlama standartları olarak POSIX konuları. Teknolojiye duyarlı tasarım alanı araştırmalarına dayanan proje, görev yönetimini ve tutarlılığı kolaylaştıran donanım hızlandırıcıların, bilgi işlem çekirdeklerinin doğru boyutlandırılmasıyla birlikte iyi programlanabilirlik, ölçeklenebilir performans ve rekabetçi silikon verimliliği sağladığı sonucuna vardı.

Araştırma

Ne-XVP mimarisi 2008 sonunda. Çok çekirdekli bir işlemci oluşturmak için iki farklı çekirdek türü core1 ve core2 kullanılır. Performans yoğunluğunu artırmak için çok çekirdekli, iş parçacıkları arası senkronizasyon ve iletişim için birkaç hızlandırıcı tarafından desteklenir. Örneğin, Donanım Görev Zamanlayıcısı birçok karmaşık multimedya uygulaması için görevleri planlayabilir ve önbellek tutarlılığı yardımcı işlemcileri, paylaşılan bellek aracılığıyla iş parçacıkları arası iletişimi etkinleştirir.

Ne-XVP'ler araştırma konuları ve karşılık gelen yayınlar:

  1. Asimetrik çok çekirdekli genel hızlandırıcılarla mimari [1]
  2. Donanım çok iş parçacıklı VLIW'lerde [2]
  3. Düşük karmaşıklık önbellek tutarlılığı [1]
  4. Görev planlaması ve senkronizasyonu için donanım hızlandırıcılar:
    1. Donanım Görev Zamanlayıcısı [3]
    2. İş parçacıkları senkronize etmek için Donanım Senkronizasyon Birimi [1][2]
    3. Görev Yönetim Birimi [4]
  5. Talimat önbellek paylaşma [1]
  6. Optimizasyon işlevi olarak Performans Yoğunluğu ile Tasarım Alanı Keşfi [1]
  7. Gömülü işlemciler için teknoloji modelleme [1][5][6]
  8. Kompleksin paralelleştirilmesi multimedya algoritmalar (H.264, Kare Hızı Dönüşümü) [7][8][9][10]
  9. Otomatik paralelleştirme derleyiciler
  10. ACOTES projesi ile işbirliği içinde zamana duyarlı programlama dilleri [11]
  11. Görsel programlama
  12. Görev düzeyinde spekülasyon
  13. GCC'yi Açık Boru Hattına Taşıma VLIW İşlemciler [12]
  14. Gömülü işleme için çok programlı iş yükü
  15. 1 GHz yerleşik VLIW işlemci

Proje üyeleri

Ne-XVP ekibi 2008 sonunda. (Soldan sağa, yukarıdan aşağıya) Surendra Guntur, Jan Hoogerbrugge, Ghiath Al-Kadi, Marc Duranton, Andrei Terechko, Anirban Lahiri.
  • Ghiath Al-Kadi
  • Zbigniew Chamski
  • Dmitry Çeresiz
  • Marc Duranton (proje lideri)
  • Surendra Guntur
  • Jan Hoogerbrugge
  • Anirban Lahiri
  • Ondrej Popp
  • Andrei Terechko
  • Alex Turjan
  • Clemens Wust
  • ...

Referanslar

  1. ^ a b c d e f A. Terechko, J. Hoogerbrugge, G. Alkadi; S. Guntur; A. Lahiri; M. Duranton; C. Wust; P. Christie; A. Nackaerts; A. Kumar, "Heterojen çok çekirdekli mimarilerin programlanabilirliğini ve silikon verimliliğini dengelemek", Gömülü Hesaplama Sistemlerinde ACM İşlemleri, Gerçek Zamanlı Multimedya Özel Sayısı, 2010.
  2. ^ a b J. Hoogerbrugge, A. Terechko, "Gömülü medya işleme için çok iş parçacıklı çok çekirdekli bir sistem", Yüksek Performanslı Gömülü Mimariler ve Derleyicilerle İlgili İşlemler, Cilt 4, Sayı 2, 2008.
  3. ^ G. Al-Kadı, A.S. Terechko, "Gömülü Video İşleme için Donanım Görev Zamanlayıcısı", 4. Uluslararası Yüksek Performans ve Gömülü Mimariler ve Derleyiciler Konferansı Bildirilerinde, Baf, Kıbrıs, 25–28 Ocak 2009.
  4. ^ M. Sjalander, A. Terechko, M. Duranton; Gömülü Çok Çekirdekli Mimariler için İleriye Dönük Görev Yönetim Birimi; 2008 11. EUROMICRO Dijital Sistem Tasarımı Mimarileri, Yöntemleri ve Araçları Konferansı Bildirileri; Sayfalar 149-157; 2008; ISBN  978-0-7695-3277-6; IEEE ComputerSociety Washington, DC, ABD.
  5. ^ A. Terechko, J. Hoogerbrugge; G. Al-Kadı; A. Lahiri; S. Güntur; M. Duranton; P. Christie; A. Nackaerts; A. Kumar, "Heterojen Çok Çekirdekli Mimarilerin Performans Yoğunluğu Keşfi", 25 Ocak 2009'da Hızlı Simülasyon ve Performans Değerlendirmesi: Yöntemler ve Araçlar'da (RAPIDO'09) davetli sunum, 4. Uluslararası Yüksek Performans ve Gömülü Konferans ile bağlantılı olarak Mimariler ve Derleyiciler (HiPEAC), Paphos, Kıbrıs, 25–28 Ocak 2009.
  6. ^ P. Christie, A. Nackaerts, A. Kumar, A. S. Terechko, G. Doornbos, "Rapid Design Flows for Advanced Technology Pathfinding", davetli bildiri, International Electron Devices Meeting, San Francisco, 2008.
  7. ^ G. Al-Kadi, J. Hoogerbrugge, S. Guntur, A. Terechko, M. Duranton, "Çok çekirdekli çağ için kıvrımlı tabanlı paralel 3DRS algoritması", IEEE Uluslararası Tüketici Elektroniği Konferansı, Las Vegas, ABD, 11 Ocak - 13, 2010.
  8. ^ A. Azevedo, B. Juurlink, C. Meenderinck, A. Terechko, J. Hoogerbrugge, M. Alvarez, A. Ramirez, M. Valero, "A Highly Scalable Parallel Implementation of H.264", İşlemlerde Yüksek Performans Embedded Architectures and Compilers, Cilt 4, Sayı 2, s. 404-418, 2009.
  9. ^ A. Azevedo, C. Meenderinck, B. Juurlink, A. Terechko, J. Hoogerbrugge, M. Alvarez, A. Ramirez, "Parallel H.264 Decoding on an Embedded Multicore Processor", Proceedings of the 4th International Conference on High Performans ve Gömülü Mimariler ve Derleyiciler, Paphos, Kıbrıs, Ocak 2009.
  10. ^ M. Alvarez, A. Azevedo, C. Meenderinck, B. Juurlink, A. Terechko, J. Hoogerbrugge, A. Ramirez, "H.264 Kod Çözmenin Ölçeklenebilirlik Limitlerinin TLP Yüküne Bağlı Olarak Analiz Edilmesi", 6. HiPEAC Endüstriyel Çalıştayı Bildirilerinde , Kasım 2008.
  11. ^ AKOTLAR: http://www.hitech-projects.com/euprojects/ACOTES/
  12. ^ A. Turjan, D. Cheresiz, "GCC'yi açıkta bulunan bir boru hattı vektör VLIW işlemcisine taşımak", GCC Developer's summit, Montreal, Québec, Kanada, 8-10 Haziran 2009.