SP-DEVS - SP-DEVS - Wikipedia

SP-DEVS "Ayrık Olay Sistem Spesifikasyonunu Planlamayı Korumak" kısaltması, ayrık olay sistemlerini hem simülasyon hem de doğrulama yollarıyla modellemek ve analiz etmek için kullanılan bir formalizmdir. SP-DEVS ayrıca Klasik'ten miras alınan modüler ve hiyerarşik modelleme özellikleri sağlar. DEVS.

Tarih

SP-DEVS, yaklaşık 30 yıldır DEVS biçimciliğinin açık bir sorunu olan orijinal ağların sonlu tepe erişilebilirlik grafiğini elde etmeyi garanti ederek ağlarının doğrulama analizini desteklemek için tasarlanmıştır. Ağlarının böyle bir erişilebilirlik grafiğini elde etmek için SP-DEVS, üç kısıtlama getirmiştir:

  1. olay setlerinin ve durum setinin sonluluğu,
  2. bir devletin ömrü rasyonel bir sayı veya sonsuzluk ile planlanabilir ve
  3. dahili programı herhangi bir harici olaydan korumak.

Bu nedenle, SP-DEVS, her ikisinin alt sınıfıdır. DEVS ve FD-DEVS. Bu üç kısıtlama, durum sayısı sonlu olsa bile SP-DEVS sınıfının kuplaj altında kapatılmasına neden olur. Bu özellik, SP-DEVS bağlı modellerde bile bazı nitel özellikler ve nicel özellikler için sonlu tepe grafiğine dayalı doğrulamaya olanak sağlar.

Yaya Geçidi Denetleyicisi Örneği

sistem gereksinimleri
Şekil 1. Yaya Geçidi Sistemi
Şekil 2. Yaya Geçidi Işık Kontrolörü için SP-DEVS modeli

Bir yaya geçidi sistemini düşünün. Kırmızı bir ışık (ya da yürüme ışığı) yeşil ışığın (ya da yürüme ışığı) zıttı olarak davrandığından, basitlik için, sadece iki ışığı dikkate alıyoruz: yeşil ışık (G) ve yürüme ışığı (W ); ve Şekil 1'de gösterildiği gibi bir basma düğmesi. Bir dizi zamanlama kısıtlamasıyla G ve W'nin iki ışığını kontrol etmek istiyoruz.

İki ışığı başlatmak için G'yi açmak 0,5 saniye sürer ve 0,5 saniye sonra W söner. Sonra, her 30 saniyede bir, birisi basma düğmesine basarsa G'nin kapanma ve W'nin açık olma ihtimali vardır. Güvenlik nedeniyle W, G indikten iki saniye sonra yanar. 26 saniye sonra W iner ve iki saniye sonra G geri gelir. Bu davranışlar tekrar eder.

Kontrolör Tasarımı

Yukarıdaki gereksinimler için bir kontrolör oluşturmak için, bir giriş olayını 'basma düğmesi' (? P ile kısaltılır) ve dört çıkış olayını 'yeşil-açık' (! G: 1), 'yeşil-kapalı' (! G: 0), 'yürüme' (! W: 1) ve 'yürüme (! W: 0), yeşil ışık ve yürüme ışığı için komut sinyalleri olarak kullanılacak. Denetleyicinin bir dizi durumu olarak, 'booting-green' (BG), 'booting-walk' (BW), 'green-on' (G), 'green-red' (GR), ' kırmızı '(R),' yürüme '(W),' gecikme '(D). Durum geçişlerini Şekil 2'de gösterildiği gibi tasarlayalım. Başlangıçta kontrolör ömrü 0,5 saniye olan KŞ'de başlar. Yaşam süresinden sonra, şu anda BW durumuna geçer, aynı zamanda 'green-on' olayını da oluşturur. 0,5 saniye BW'de kaldıktan sonra, ömrü 30 saniye olan G durumuna geçer. Denetleyici, herhangi bir çıkış olayı oluşturmadan G'den G'ye döngü yaparak G'de kalmaya devam edebilir veya harici giriş olayını aldığında GR durumuna geçebilir. Fakat gerçek kalma süresi GR'de, G'de döngü için kalan süredir. GR'den, bir çıktı olayı oluşturarak R durumuna geçer! g: 0 ve R durumu son iki saniye sonra çıktı olayı! w: 1 ile W durumuna geçecektir. 26 saniye sonra,! W: 0 oluşturarak D durumuna geçer ve D'de 2 saniye kaldıktan sonra! G: 1 çıkış olayı ile G'ye geri döner.

Atomik SP-DEVS

Resmi tanımlama

Yaya geçidi ışıkları için yukarıdaki kontrolör, atomik bir SP-DEVS modeli ile modellenebilir. Resmi olarak, bir atomik SP-DEVS, 7-demet

nerede

  • dır-dir sınırlı bir girdi olayları kümesi;
  • dır-dir sonlu bir dizi çıktı olayları;
  • dır-dir sonlu bir durum kümesi;
  • dır-dir ilk durum;
  • dır-dir zaman ilerletme işlevi bir devletin ömrünü tanımlayan negatif olmayan rasyonel sayılar artı sonsuz kümesidir.
  • dır-dir dış geçiş işlevi Bu, bir girdi olayının sistemin durumunu nasıl değiştirdiğini tanımlar.
  • dır-dir çıktı ve dahili geçiş işlevi nerede ve gösterir sessiz olay. Çıktı ve dahili geçiş işlevi, bir durumun nasıl bir çıktı olayını oluşturduğunu ve aynı zamanda durumun dahili olarak nasıl değiştiğini tanımlar.[1]
Yaya Geçidi Kontrolörünün Resmi Temsili

Şekil 2'de gösterilen yukarıdaki kontrolör şu şekilde yazılabilir: nerede = {? p}; = {! g: 0,! g: 1,! w: 0,! w: 1}; = {BG, BW, G, GR, R, W, D}; = BG, (BG) = 0,5,(Siyah Beyaz) = 0,5, (G) = 30, (GR) = 30,(R) = 2, (W) = 26, (D) = 2; (G,? P) = GR, (s,? p) = s eğer s G; (BG) = (! G: 1, BW), (BW) = (! W: 0, G),(G) = (, G), (GR) = (! G: 0, R), (R) = (! W: 1, W), (W) = (! W: 0, D), (D) = (! G: 1, G);

SP-DEVS modelinin davranışları

Şekil 3. Olay Segmenti ve SP-DEVS modelinin Durum Yörüngesi

Atomik bir SP-DEVS'in dinamiklerini yakalamak için, zamanla ilişkili iki değişken sunmamız gerekir. Bir ömürdiğeri geçen zaman son sıfırlamadan beri. İzin Vermek Sürekli olarak artmayan, ancak farklı bir olayın meydana geldiği zamana göre belirlenen yaşam süresi. İzin Vermek sıfırlama yoksa zamanla sürekli artan geçen süreyi gösterir.

Şekil 3. Şekil 2'de gösterilen SP-DEVS modelinin bir olay segmentiyle ilişkili bir durum yörüngesini gösterir. Şekil 3'ün üst kısmı. yatay eksenin bir zaman ekseni olduğu bir olay yörüngesini gösterir, böylece belirli bir zamanda meydana gelen bir olayı gösterir, örneğin,! g: 1 0.5'de ve! ​​w: 0 1.0 zaman biriminde meydana gelir ve bu böyle devam eder. Şekil 3'ün alt kısmı, yukarıdaki olay segmentiyle ilişkili durum yörüngesini gösterir; ömrü ve geçen zamanı ile ilişkilidir. . Örneğin, (G, 30, 11), durumun G olduğunu, yaşam süresinin ve geçen sürenin 11 zaman birimi olduğunu belirtir. Şekil 3'ün alt kısmındaki çizgi segmentleri, SP-DEVS'teki tek sürekli değişken olan geçen zamanın zaman akışını gösterir.

SF-DEVS'in ilginç bir özelliği, harici olay p meydana geldiğinde Şekil 3'te 47 zamanında çizilen SP-DEVS kısıtlamasının (3) çizelgesinin korunması olabilir. Şu anda, durum G'den GR'ye değişebilse bile, geçen süre değişmez, bu nedenle çizgi parçası 47. anda kırılmaz ve büyüyebilir bu örnekte 30'dur. Programın giriş olaylarından korunmasının yanı sıra zaman ilerlemesinin negatif olmayan rasyonel sayı ile sınırlandırılması nedeniyle (yukarıdaki kısıtlamaya (2) bakınız), her testerenin yüksekliği negatif olmayan bir rasyonel sayı veya sonsuz olabilir. (Şekil 3'ün altında gösterildiği gibi) bir SP-DEVS modelinde.

SP-DEVS, DEVS'in bir alt sınıfıdır

Bir SP-DEVS modeli, dır-dir DEVS nerede

  • nın-nin ile aynı .
  • Bir devlet verildi ,
  • Bir devlet verildi ve bir girdi olayı
  • Bir devlet verildi , Eğer
  • Bir devlet verildi , Eğer

Avantajları

  • Zaman Çizgisi Soyutlamanın Uygulanabilirliği

Sonlu sayıda durum ve olay ile birlikte girdi olayları tarafından değiştirilmeyen negatif olmayan rasyonel değerli yaşam sürelerinin özelliği, SP-DEVS ağlarının davranışının sonsuza kadar soyutlanarak eşdeğer bir sonlu tepe ulaşılabilirlik grafiği olarak soyutlanabileceğini garanti eder. geçen zamanların birçok değeri.

SP-DEVS ağlarının her bileşeni için geçen zamanların sonsuz sayıda durumunu soyutlamak için, bir zaman soyutlama yöntemi zaman çizgisi soyutlaması tanıtıldı [Hwang05],[HCZF07] emirlerin ve programların göreceli farklarının korunduğu. Zaman çizgisi soyutlama tekniğini kullanarak, herhangi bir SP-DEVS ağının davranışı, köşeleri ve kenarları sonlu sayıları olan bir erişilebilirlik grafiği olarak soyutlanabilir.

  • Emniyetin Karar Verilebilirliği

Niteliksel bir özellik olarak, bir SP-DEVS ağının güvenliği, (1) verilen ağın sonlu tepe erişilebilirlik grafiğini oluşturarak ve (2) bazı kötü durumların erişilebilir olup olmadığını kontrol ederek kararlaştırılabilir. [Hwang05].

  • Canlılığın Karar Verilebilirliği

Niteliksel bir özellik olarak, bir SP-DEVS ağının canlılığı, (1) verilen ağın sonlu tepe erişilebilirlik grafiğini (RG), (2) RG'den çekirdek oluşturarak karar verilebilir. Yönlendirilmiş döngüsüz grafiği (KDAG) bir tepe noktasının olduğu güçlü bağlantılı bileşen ve (3) KDAG'nin bir tepe noktasının bir dizi canlılık durumu içeren bir durum geçiş döngüsü içerip içermediğini kontrol etmek[Hwang05].

  • Min / Maks İşlem Süresi Sınırlarının Karar Verilebilirliği

Nicel bir özellik olarak, SP-DEVS ağlarındaki iki olaydan minimum ve maksimum işlem süresi sınırları, (1) sonlu tepe erişilebilirlik grafiği oluşturarak ve (2.a) minimum işlem süresi sınırı için en kısa yolları bularak hesaplanabilir. ve (2.b) maksimum işlem süresi sınırı için en uzun yolları (varsa) bularak [HCZF07].

Dezavantajları

  • Daha Az İfade: OPNA sorunu

Toplam bir durum olsun SP-DEVS modelinin pasif Eğer ; aksi takdirde aktif.

Bilinen SP-DEVS sınırlamalarından biri, "bir SP-DEVS modeli pasif hale geldiğinde, asla aktif hale gelmek (OPNA)" olgusudur. Bu fenomen ilk olarak [Hwang 05b] orijinal olarak ODNR olarak adlandırılmasına rağmen ("öldüğünde asla geri dönmez."). Bunun olmasının nedeni, yukarıdaki kısıtlamadan (3), hiçbir giriş olayının programı değiştirememesi ve böylece pasif durumun aktif duruma uyanmamasıdır.

Örneğin, Şekil 3 (b) 'de çizilen ekmek kızartma makinesi modelleri SP-DEVS değildir çünkü "boşta" (I) ile ilişkili toplam durum pasiftir, ancak hareket eden "tost" (T) aktif bir duruma geçer. süre 20 saniye veya 40 saniyedir. Aslında, Şekil 3 (b) 'de gösterilen model FD-DEVS.

Araç

Adresinde DEVS # adında bir açık kaynak kitaplığı var http://xsy-csharp.sourceforge.net/DEVSsharp/, güvenlik ve canlılık bulmaya yönelik bazı algoritmaları ve ayrıca Min / Maks işlem süresi sınırlarını destekler.

Dipnotlar

  1. ^ iki işleve ayrılabilir: ve de olduğu gibi [ZKP00].

Referanslar

  • [Hwang05] M. H. Hwang, "Eğitim: Programla Korunan DEVS'e Dayalı Gerçek Zamanlı Sistemin Doğrulanması", 2005 DEVS Sempozyumu Bildiriler Kitabı, San Diego, 2-8 Nisan 2005, ISBN  978-1-56555-293-7 (Mevcut http://moonho.hwang.googlepages.com/publications )
  • [Hwang05b] M. H. Hwang, "Yeniden Yapılandırılabilir Otomasyon Sistemlerinin Sonlu Durum Küresel Davranışını Oluşturma: DEVS Yaklaşımı", 2005 IEEE-CASE tutanağı, Edmonton, Kanada, 1-2 Ağustos 2005 ( http://moonho.hwang.googlepages.com/publications )
  • [HCZF07] M. H. Hwang, S.K. Cho, Bernard Zeigler ve F. Lin, "Program Korumalı DEVS İşlem Süresi Sınırları", ACIMS Teknik Raporu, 2007, ( http://www.acims.arizona.edu ve http://moonho.hwang.googlepages.com/publications )
  • [Sedgewick02], R. Sedgewick, C ++ 'da Algoritmalar, Bölüm 5 Grafik Algoritması, Addison Wesley, Boston, üçüncü baskı
  • [ZKP00] Bernard Zeigler, Tag Gon Kim, Herbert Praehofer (2000). Modelleme ve Simülasyon Teorisi (ikinci baskı). Academic Press, New York. ISBN  978-0-12-778455-7.CS1 bakım: birden çok isim: yazarlar listesi (bağlantı)