I3C (otobüs) - I3C (bus) - Wikipedia

I3C otobüs
I3C Mirasının Venn Şeması
TürSeri iletişim otobüs
TasarımcıMIPI İttifakı
Sensör Çalışma Grubu
Tasarım2016; 4 yıl önce (2016)
Çalışır durumda takılabilirdoğru
SinyalCMOS
Veri sinyaliAçık tahliye veya İtme / Çekme
Genişlik2 kablo [veri + saat]
Bit hızı

12.5 Mbit / sn (SDR, standart), 25Mbit / sn (DDR), 33Mbit / sn (üçlü),
eski I²C oranları
400 Kbit / sn (FM),

Mbit / sn (FM +)
ProtokolSeri, yarı çift yönlü

I3C (Ayrıca şöyle bilinir SenseWire) bir Şartname[1] arasındaki iletişimi sağlamak için bilgisayar çipleri çipler ve kullanılacak sinyalleme modelleri arasındaki elektrik bağlantısını tanımlayarak. Standart, çipler arasındaki elektrik bağlantısını iki telli, paylaşılan (çok aktarmalı ), seri veri otobüs, bir tel (SCL) örnekleme zamanlarını tanımlamak için saat olarak kullanılırken, diğer tel (SDA) voltajı örneklenebilen bir veri hattı olarak kullanılır. Standart, birden fazla yonganın iletişimi kontrol edebildiği ve böylece veri yolu olarak hareket ettiği bir sinyalleşme protokolünü tanımlar. usta.

I3C spesifikasyonu adını alır, aynı elektrik bağlantılarını kullanır ve bazı geriye dönük uyumluluğa izin verir. I²C otobüs, fiili standart çipler arası iletişim için, bilgisayar sistemlerindeki düşük hızlı çevre birimleri ve sensörler için yaygın olarak kullanılır. I3C standardı, bazılarını korumak için tasarlanmıştır. geriye dönük uyumluluk I²C sistemi ile, özellikle mevcut I²C cihazlarının bir I3C veri yoluna bağlanabildiği, ancak yine de veri yolunun daha yüksek bir veriyoluna geçebildiği tasarımlara izin verir. veri hızı uyumlu I3C cihazları arasında daha yüksek hızlarda iletişim için. I3C standardı böylelikle basit, iki kablolu I²C mimarisinin avantajını, daha karmaşık veri yollarında ortak olan daha yüksek iletişim hızlarıyla birleştirir. Seri çevre arayüzü (SPI).

I3C standardı, Mobile Industry Processor Interface Alliance'ın (Mobile Industry Processor Interface Alliance) himayesi altında elektronik ve bilgisayarla ilgili şirketler arasında ortak bir çaba olarak geliştirilmiştir.MIPI İttifakı ). I3C standardı ilk olarak 2017'nin sonunda halka açıklandı,[2][3] erişim özel bilgilerin ifşasını gerektirse de. Google ve Intel I3C'yi aşağıdakiler için bir sensör arayüzü standardı olarak desteklemiştir: nesnelerin interneti (IoT) cihazları.[4]

Tarih

MIPI Sensör Çalışma Grubu çabasının hedefleri ilk olarak Kasım 2014'te Scottsdale AZ'de MEMS Yürütme Kongresi'nde açıklandı.[5]

Elektronik tasarım otomasyonu dahil araç satıcıları Kadans,[6] Özet[7] ve Silvaco[8] denetleyiciyi serbest bıraktı IP blokları ve I3C veriyolunun yeni entegre devre tasarımlarında uygulanması için ilgili doğrulama yazılımı.

Aralık 2016'da, Kafes Yarıiletken I3C desteğini yeni sürümüne entegre etti FPGA iCE40 UltraPlus olarak bilinir.[9]

2017 yılında Qualcomm duyurdu Aslanağzı 845 seyyar SOC entegre I3C ana desteği ile.[10][başarısız doğrulama ]

Aralık 2017'de, I3C 1.0 spesifikasyonu kamuoyu tarafından incelenmek üzere yayınlandı.[4][11]Aynı zamanda Boris Brezillon tarafından I3C için destek sağlayan bir Linux çekirdek yaması önerildi.[12]

Haziran 2020'de, Renesas Elektronik I3C ürünlerini tanıttı.[13]

Hedefler

Spesifikasyonun kamuya açıklanmasından önce, onunla ilgili önemli miktarda genel bilgi 2016 MIPI DevCon'dan slaytlar şeklinde yayınlanmıştır.[14] Bu arayüzün hedefleri, MIPI üye kuruluşları ve MEMS Industry Group (MIG) üyeleri arasında yapılan bir ankete dayanıyordu. Bu anketin sonuçları kamuoyuna açıklandı.[15]

I3C V1.0

İlk I3C tasarımı, I²C'yi aşağıdaki şekillerde geliştirmeyi amaçladı:[16]

  • I²C standardının bir üst kümesi olan iki pimli arayüz. Eski I²C bağımlı cihazlar yeni veri yoluna bağlanabilir.
  • Mobil cihazlar için tasarlanmış düşük güç tüketen ve alan verimli tasarım (akıllı telefonlar ve IoT cihazlar.)
  • Bant içi, ayrı pinler gerektirmek yerine seri veri yolu üzerinden kesintiye uğrar. I²C'de, çevresel cihazlardan kaynaklanan kesintiler genellikle paket başına ek bir paylaşılmayan pin gerektirir.
  • CMOS G / Ç seviyeleri kullanılarak 10 ile 12,5 Mbit / sn arasında Standart Veri Hızı (SDR) çıkışı.
  • Saat döngüsü başına çoklu bitlere izin veren Yüksek Veri Hızı (HDR) modları. Bunlar, aşağıdakilere kıyasla verimi destekler SPI I²C Hızlı Mod gücünün yalnızca küçük bir bölümünü gerektirirken.[17]
  • Standartlaştırılmış bir dizi ortak komut kodu
  • Komut kuyruğu desteği
  • Hata Algılama ve Kurtarma (SDR modunda ve 5 bit'te eşlik denetimi CRC HDR modları için)
  • I²C eski cihazlar için statik adresleri desteklerken I3C slave'ler için dinamik adres ataması (DAA)
  • I2C spike filtreleriyle donatıldığında I3C trafiği eski I²C cihazları için görünmez, SCl HIGH süreleri 50ns'den azdır
  • Sıcak birleştirme (veri yolundaki bazı cihazlar çalışma sırasında açılıp / kapatılabilir)
  • Ana bilgisayarlar arasında geçiş için iyi tanımlanmış bir protokole sahip çoklu ana işlem

I3C Temel Özellikleri

I3C 1.0 standardını kamuya açık hale getirdikten sonra, kuruluş daha sonra, üye olmayan kuruluşlar tarafından bir alt küme altında uygulanabilmesi amaçlanan I3C Temel şartnamesini yayınladı. RAND-Z lisans. Temel sürüm, I3C 1.0'daki birçok protokol yeniliğini içerir, ancak DDR gibi isteğe bağlı yüksek veri hızı (HDR) modları gibi potansiyel olarak uygulanması daha zor olanların bazılarından yoksundur. 12,5 Mbit / sn'ye kadar olan varsayılan SDR modu, I²C'ye göre büyük bir hız / kapasite iyileştirmesidir.[18]

I3C V1.1

Aralık 2019'da yayınlanan bu şartname yalnızca MIPI üyeleri tarafından kullanılabilir.

İsimlendirme

Sinyal Pimleri

I3C, I²C ile aynı iki sinyal pinini kullanır. SCL (seri saat) ve SDA (seri veriler). Temel fark, I²C'nin bunları şu şekilde çalıştırmasıdır: açık tahliye çıktıları her zaman, bu nedenle hızı ortaya çıkan yavaş sinyal ile sınırlıdır Yükseliş zamanı. I3C, uyumluluk için gerektiğinde açık boşaltma modunu kullanır, ancak itme-çekme çıktıları mümkün olduğunda ve I²C'de olduğundan daha sık mümkün kılmak için protokol değişikliklerini içerir.

  • SCL, geleneksel bir dijital saat sinyali, veri aktarımları sırasında mevcut veri yolu akım yöneticisi tarafından bir itme-çekme çıkışı ile sürülür. (Nadiren kullanılan bir I²C özelliği olan saat uzatma desteklenmez.) I²C bağımlı cihazları içeren işlemlerde, bu saat sinyalinin genellikle bir görev döngüsü, yaklaşık% 50, ancak bilinen I3C bağımlı birimlerle iletişim kurarken, veri yolu yöneticisi daha yüksek bir frekansa geçebilir ve / veya görev döngüsünü değiştirebilir, böylece SCL yüksek periyodu en fazla 40 ns ile sınırlandırılır.
  • SDA, ana veya ikincil cihaz tarafından sürülebilen, ancak ana birimin SCL sinyali tarafından belirlenen bir hızda sürülen seri veri akışını taşır. I²C protokolüyle uyumluluk için, her işlem SDA'nın aktarım hızını sınırlayan bir açık kanal çıkışı olarak çalışmasıyla başlar. Bir I3C slave'e adreslenen mesajlar için, SDA sürücü modu işlemdeki ilk birkaç bitten sonra push-pull moduna geçerek saatin 12.5 MHz'e kadar daha da artırılmasına olanak tanır. Bu orta hız özelliğine standart veri hızı (SDR) modu denir.

Genel olarak, SDA, SCL'nin düşen kenarından hemen sonra değiştirilir ve sonuçtaki değer, bir sonraki yükselen kenarda alınır. Master, SDA'yı slave'e verdiğinde, aynı şekilde SCL'nin düşen kenarında da yapar. Bununla birlikte, ikincil birim, SDA'nın kontrolünü ana bilgisayara geri verdiğinde (örneğin, bir yazmadan önce adresini onayladıktan sonra), SDA'yı yükselen SCL'nin kenarı ve master, SCL süresi boyunca alınan değeri yüksek tutmaktan sorumludur. (Master SCL'yi çalıştırdığı için, önce yükselen kenarı görecek, bu nedenle her ikisi de SDA'yı sürerken kısa bir örtüşme süresi olacaktır, ancak ikisi de aynı değeri sürdüğünden, hayır otobüs çekişmesi oluşur.)

Çerçeveleme

I²C ve I3C'deki tüm iletişimler çerçeveleme senkronizasyon için. Bir çerçeve içinde, SDA hattındaki değişiklikler her zaman SCL düşük durumdayken meydana gelmelidir, böylece SDA, SCL'nin düşükten yükseğe geçişinde kararlı olarak kabul edilebilir. Bu genel kuralın ihlalleri, çerçeveleme için kullanılır (en azından eski ve standart veri hızı modlarında).

Veri çerçeveleri arasında, veri yolu yöneticisi SCL'yi yüksek tutar, aslında saati durdurur ve SDA sürücüleri yüksek empedans durumundadır, bu da bir kaldırma direncinin onu yüksek seviyeye çıkarmasına izin verir. SCL yüksekken SDA'nın yüksekten düşüğe geçişi BAŞLAT sembolü olarak bilinir ve yeni bir veri çerçevesinin başlangıcını işaret eder. SCL yüksekken SDA'da düşükten yükseğe geçiş, bir veri çerçevesini sonlandıran STOP simgesidir.

Bir mesajı sonlandırmak ve tek bir veri yolu işlemi içinde diğerini başlatmak için "tekrarlanan BAŞLATMA" olarak adlandırılan, önceki DURDURMA içermeyen bir BAŞLATMA kullanılabilir.

I²C'de, BAŞLAT sembolü genellikle bir veri yolu yöneticisi tarafından oluşturulur, ancak I3C'de, bağımlı cihazlar bile bir çerçeve başlatmak istediklerini belirtmek için SDA'yı düşük çekebilir. Bu, bant içi kesintiler, çoklu ana makine desteği ve çalışırken birleştirmeler gibi bazı gelişmiş I3C özelliklerini uygulamak için kullanılır. Başladıktan sonra, veri yolu yöneticisi SCL'yi sürerek saati yeniden başlatır ve veri yolu tahkim sürecini başlatır.

Dokuzuncu bit

I²C gibi, I3C de her 8 bitlik baytı göndermek için 9 saat döngüsü kullanır. Ancak 9. döngü farklı kullanılır. I²C, ilk 8 bitin tersi yönde gönderilen bir alındı ​​bildirimi için son çevrimi kullanır. I3C, her mesajın ilk (adres) baytı için ve I²C uyumlu mesajlar için aynı şekilde çalışır, ancak I3C bağımlı birimlerle iletişim kurarken, ilk kullanımdan sonraki mesaj baytları 9. bit tuhaftır eşlik biti yazma işlemlerinde ve okumalarda veri sonu bayrağı.

Yazılar yalnızca yönetici tarafından sonlandırılabilir.

Master veya slave bir okumayı sonlandırabilir. Slave, daha fazla veri olmadığını belirtmek için SDA'yı düşük ayarlar; ana birim, SDA'yı devralarak ve bir DURDURMA veya tekrarlanan BAŞLATMA oluşturarak yanıt verir. Okumanın devam etmesine izin vermek için, bağımlı birim SDA'yı yüksek, SCL 9. bitten önce düşükken, SCL yüksekken SDA'nın yüzmesine (açık boşaltma) izin verir. Master bu sırada okumayı iptal etmek için SDA düşük (tekrarlanan BAŞLAT koşulu) sürebilir.

Otobüs Tahkim

Bir çerçevenin başlangıcında, birkaç cihaz veri yolunun kullanımı için mücadele edebilir ve veri yolu tahkim süreci, hangi cihazın SDA hattının kontrolünü alacağını seçmeye yarar. Hem I²C hem de I3C'de, veriyolu tahkimi, açık drenaj modunda SDA hattı ile yapılır, bu da ikili 0 (düşük) ileten cihazların ikili veri ileten cihazları geçersiz kılmasına izin verir 1. Açıkta sürerken SDA hattını izler. tahliye modu. Bir cihaz yüksek (1 bit) iletirken SDA'da düşük bir koşul (0 bit) tespit ettiğinde, tahkimi kaybetmiştir ve bir sonraki işlem başlayana kadar çekişmeyi durdurmalıdır.

Her işlem hedef adresle başlar ve uygulama daha düşük numaralı hedef adreslere öncelik verir. Aradaki fark, I²C'nin tahkimin ne kadar süreceği konusunda bir sınırının olmamasıdır (aynı cihaza mesaj göndermek için yarışan birkaç cihazın nadir ancak yasal durumunda, çekişme adres baytından sonrasına kadar tespit edilmeyecektir). Ancak I3C, tahkimin en geç ilk baytın sonundan önce tamamlanacağını garanti eder. Bu, itme-çekme sürücülerinin ve daha hızlı saat hızlarının çoğu zaman kullanılmasına izin verir.

Bu birkaç yolla yapılır:

  • I3C birden çok ana bilgisayarı destekler, ancak bunlar simetrik değildir; biri mevcut usta ve saati oluşturmaktan sorumludur. Veriyolu üzerinden bir mesaj gönderen diğer cihazlar (bant içi kesintiler veya veriyolu kullanmak isteyen ikincil ana bilgisayarlar), başka herhangi bir veri göndermeden önce kendi adreslerini kullanarak hakemlik yapmalıdır. Bu nedenle, iki yasal veri yolu mesajı aynı ilk baytı paylaşmaz dışında ana cihaz ve başka bir cihaz aynı anda birbiriyle iletişim halindeyse.
  • I²C gibi I3C, işlem başına birden çok mesajın "yeniden yazılmış BAŞLAT" sembolleriyle ayrılmış olmasına izin verir. Tahkim işlem başınadır, bu nedenle bu sonraki mesajlar asla tahkime tabi değildir.
  • Çoğu I3C ana işlemi ayrılmış adresle başlar 0x7E(11111102). Bu, herhangi bir I3C cihazından daha düşük bir önceliğe sahip olduğundan, tahkimi geçtikten sonra, yönetici başka hiçbir cihazın veri yolu için rekabet etmediğini bilir.
  • Özel bir durum olarak, I3C cihazlarına düşük adresler atanırsa (I3C dinamik, ana kontrollü adres atamasını destekler), en kısa sürede 0x7E adres, onu atanmış herhangi bir adresten ayırmak için yeterli sayıda baş biti için hakemliği kazandı, ana bilgisayar tahkimin tamamlandığını bilir ve SDA'da push-pull işlemine geçebilir. Atanan tüm adresler şu değerden küçükse: 0x40, bu ilk bitten sonra. Tüm adresler en az 0x60, bu ikinci parçadan sonradır ve böyle devam eder.
  • Yukarıda tarif edilen ve mevcut ana birimin, kendisi veri yolu kullanımı için yarışan bir aygıtın adresi ile bir işlem başlattığı durumda, her ikisi de adres baytlarını başarılı bir şekilde iletecektir. Bununla birlikte, her biri diğerinin, aşağıdaki onay biti için adresi (SDA'yı düşük çekerek) onaylamasını bekleyecektir. Sonuç olarak, hiçbiri kabul etmeyecek ve her ikisi de onay eksikliğini gözlemleyecektir. Bu durumda, mesaj gönderilmez, ancak kaptan hakemliği kazanır: tekrarlanan bir başlatma gönderebilir ve ardından başarılı olacak bir yeniden deneme yapabilir.

Ortak komut kodları

Ayrılmış adrese adreslenmiş bir yazma 0x7E I3C'de bir dizi özel işlemi gerçekleştirmek için kullanılır. Tüm I3C cihazları, kendi adreslerine ek olarak bu adrese yazılan yazıları almalı ve yorumlamalıdır.

Her şeyden önce, sadece adres baytından oluşan ve veri baytı içermeyen bir yazma, I3C bağımlı birimleri üzerinde hiçbir etkiye sahip değildir, ancak I3C tahkimini basitleştirmek için kullanılabilir. Yukarıda açıklandığı gibi, bu önek tahkimi hızlandırabilir (eğer ana birim, bayt ortasında itme-çekmeye geçişin optimizasyonunu destekliyorsa) ve biraz karmaşık bir tahkim davasından kaçınarak ana birimi basitleştirir.

Yazmanın ardından bir veri baytı gelirse, bayt standartlaştırılmış bir I3C işlemi olan "ortak komut kodunu" kodlar. Komut kodları 0–0x7F tüm I3C slave'lerine adreslenmiş yayın komutlarıdır. Bunları ek, komuta özgü parametreler izleyebilir. Komut kodları 0x80–0xFE bireysel slave'lere yönelik doğrudan komutlardır. Bunları bir dizi tekrarlanan BAŞLATMA izler ve belirli slave'lere yazar veya okur.

Doğrudan bir komut yürürlükte iken, köle başına yazma veya okuma, komuta özgü parametreleri iletir. Bu işlem, bağımlı birimin bir I3C mesajına normal yanıtı yerine kullanılır. Bir doğrudan komutun ardından, her biri tekrarlanan bir BAŞLATMA ile gelen birden çok bağımlı başına mesaj gelebilir. Bu özel mod, işlemin sonunda (DURDUR sembolü) veya adrese gönderilen bir sonraki mesajda sona erer. 0x7E.

Bazı komut kodları hem yayın hem de doğrudan formlarda mevcuttur. Örneğin, bant içi kesintileri etkinleştirmek veya devre dışı bırakmak için komutlar tek tek ikincil kullanıcılara gönderilebilir veya herkese yayınlanabilir. Bir slave'den parametre alma komutları (örneğin, desteklediği yüksek veri hızı modlarını bir aygıta sormak için GETHDRCAP komutu) yalnızca doğrudan formda mevcuttur.

Cihaz sınıfları

Varsayılan (SDR) modunda bir I3C veri yolunda, dört farklı cihaz sınıfı desteklenebilir:

  • I3C Ana Usta
  • I3C İkincil Master
  • I3C Köle
  • I²C Slave (eski cihazlar)

Yüksek Veri Hızı (HDR) seçenekleri

Her I3C veriyolu işlemi SDR modunda başlar, ancak I3C ana birimi, tüm I3C bağımlı birimlerine işlemin belirli bir HDR modunda devam edeceğini söyleyen bir "HDR Gir" CCC yayın komutu verebilir. HDR'yi desteklemeyen I3C bağımlı birimleri, veriyolunu tekrar dinleme zamanının geldiğini bildiren belirli bir "HDR çıkış" dizisi görene kadar veri yolu trafiğini görmezden gelebilir. (Master, hangi slave'lerin HDR'yi desteklediğini bilir, bu nedenle HDR'yi desteklemeyen bir slave ile iletişim kurmak için asla kullanmaya çalışmaz.)

Bazı HDR modları, I²C cihazlarla da uyumludur Eğer I²C cihazların SCL hattında 50 ns'lik bir artış filtresi vardır; yani, SCL çizgisinde 50 ns'den daha az süren yüksek bir seviyeyi göz ardı edeceklerdir. Bu, I²C spesifikasyonu tarafından gereklidir, ancak evrensel olarak uygulanmaz ve tüm uygulamalar sık ​​tekrarlanan ani artışları göz ardı etmez,[19] bu nedenle I3C HDR uyumluluğu doğrulanmalıdır. Uyumlu HDR modları, I²C cihazlarının bunları yok sayması için en fazla 45 ns'lik SCL darbeleri kullanır.

HDR-DDR modu şunları kullanır: çift ​​veri hızı 25 Mbit / s ham veri hızına (20 Mbit / s etkili) ulaşmak için 12.5 MHz saat ile sinyal gönderme. Bu, SCK yüksekken SDA hattının değiştirilmesini gerektirir, bu I²C protokolünün ihlalidir, ancak I²C cihazları SCL'de kısa yüksek giden darbeyi görmeyecek ve bu nedenle ihlali fark etmeyecektir.

HDR-TSP ve HDR-TSL modları aşağıdaki üç sembolden birini kullanır: üçlü rakamlar (trits):

  1. Hem SDA hem de SCL geçişi (birbirinden 12,8 ns içinde alınan),
  2. Yalnızca SCL geçişi veya
  3. Yalnızca SDA geçişi.

İki bayt artı iki eşlik biti (toplam 18 bit), altı adet 3 bitlik üçlü parçaya bölünür ve her üçlü iki trits olarak kodlanır. 25 Mtrit / s'de gönderilen bu, 33.3 Mbit / s etkin veri hızına ulaşır.

Yalnızca iki SDA geçişinden oluşan trit çifti, verileri kodlamak için kullanılmaz ve bunun yerine bir HDR dizisinin sonunu işaretlemek için çerçeveleme için kullanılır. Bu, SCL geçişleri arasındaki maksimum süreyi, eski I²C cihazları için 50 ns sınırını aşan üç trit süresiyle sınırlasa da, HDR-TSP (üçlü sembol, saf) modu yalnızca eski I²C cihazları olmayan bir veri yolunda kullanılabilir.

I²C cihazları (sivri uç filtreli) dahil olmak üzere veri yollarına izin vermek için, HDR-TSL (üçlü sembol, eski) modu kullanılmalıdır. Bu, I²C uyumluluğunu şu şekilde korur: trit doldurma: SCL'de herhangi bir yükselen kenardan sonra, aşağıdaki üçlü ise değil 0, gönderen tarafından bir 1 trit (yalnızca SCL'de geçiş) eklenir ve alıcı tarafından yok sayılır. Bu, SCL'nin asla birden fazla trit süresi boyunca yüksek olmamasını sağlar.

I²C özellikleri I3C'de desteklenmez

  • Çekme dirençleri I3C ana birimi tarafından sağlanır. Artık harici kaldırma dirençlerine gerek yoktur.
  • Saat Esnetme - cihazların veri yolu hızında çalışacak kadar hızlı olması beklenir. I3C ustası tek saat kaynağıdır.
  • I²C Genişletilmiş (10 bit) Adresler. Bir I3C veri yolundaki tüm cihazlar, 7 bitlik bir adresle adreslenir. Yerel I3C cihazları, yalnızca dinamik adres atamaları sırasında kullanılan benzersiz bir 48 bit adrese sahiptir.

Referanslar

  1. ^ "MIPI I3C ve I3C Temel". mipi.org.
  2. ^ "MIPI Alliance, MIPI I3C Sensör Arayüzü Spesifikasyonuna erişimi açar".
  3. ^ "MIPI Alliance, MIPI I3C sensör arayüzü spesifikasyonunu yayınladı". www.evaluationengineering.com.
  4. ^ a b "MIPI, I3C sensör arayüzü için pazarı zorlamaktadır". 14 Aralık 2017.
  5. ^ http://www.eetimes.com/document.asp?doc_id=1324598
  6. ^ http://ip.cadence.com/uploads/1075/Cadence_Brochure_MIPI_I3C_Slave_Controller-pdf
  7. ^ "MIPI I3C için VC Doğrulama IP'si". www.synopsys.com.
  8. ^ "Sensör ve IoT Uygulamaları için MIPI I3C Ailesi" (PDF). silvaco.com.
  9. ^ "Lattice, iCE40'a daha fazla güç, I / O ve bellek sağlıyor". 12 Aralık 2016.
  10. ^ "SDM845 Özellikleri".
  11. ^ "MIPI I3C". mipi.org.
  12. ^ "LKML: Boris Brezillon: [PATCH v2 0/7] I3C alt sistemini ekleyin". lkml.org.
  13. ^ "Renesas Yeni I3C Bus Uzatma Ürünlerini Tanıttı". 6 Haziran 2020.
  14. ^ Inc, MIPI Alliance. "MIPI DevCon2016'da MIPI I3C Sensör Oturumları". kaynaklar.mipi.org.
  15. ^ http://mipi.org/sites/default/files/MIPI%20+%20MIG%20Member%20Sensor%20Interface%20Survey%20Results%20final.pdf
  16. ^ MIPI Alliance (23 Eylül 2016). "MIPI DevCon 2016: MIPI I3C Uygulaması İçin Bir Geliştirici Kılavuzu".
  17. ^ MIPI Alliance (23 Eylül 2016). "MIPI DevCon 2016: MIPI I3C Yüksek Veri Hızı Modları".
  18. ^ Group, Ken Foust, MIPI I3C Çalışma Grubu Başkanı ve MIPI I3C Temel Ad Hoc Çalışma. "MIPI Alliance Yeni I3C Temel Özellikleri Sunuyor". kaynaklar.mipi.org. Alındı 2020-04-06.
  19. ^ "8 Kbit seri I2C bus EEPROM veri sayfası " (PDF). STMicroelectronics. Ekim 2017. s. 27. DocID 023924 Rev 6. Arşivlendi (PDF) 2019-10-18 tarihinde orjinalinden. Alındı 19 Kasım 2019.

Dış bağlantılar