ARM Cortex-A72 - ARM Cortex-A72

ARM Cortex-A72
Genel bilgi
Başlatıldı2016
Tarafından tasarlandıARM Holdings
Önbellek
L1 önbellek80 KiB (Eşlikli 48 KiB I-önbellek, ECC ile 32 KiB D-önbellek) çekirdek başına
L2 önbelleği512 KiB'den 4'eMiB
L3 önbelleğiYok
Mimari ve sınıflandırma
Min. özellik boyutu16 nm
Mikro mimariARMv8-A
Fiziksel Özellikler
Çekirdekler
  • Küme başına 1-4, birden çok küme[1]
Ürünler, modeller, çeşitler
Ürün kodu isimleri
  • Maya
Tarih
SelefARM Cortex-A57
HalefARM Cortex-A73

ARM Cortex-A72 bir mikro mimari uygulamak ARMv8-A 64 bit komut seti tarafından tasarlandı ARM Holdings ' Austin tasarım merkezi. Cortex-A72, 3 yollu bir kod çözmedir hizmet dışı süper skalar boru hattı.[1] Olarak mevcuttur SIP çekirdeği lisans sahiplerine ve tasarımı onu diğer SIP çekirdekleriyle (ör. GPU, ekran denetleyicisi, DSP, görüntü işlemcisi vb.) ölmek oluşturan çip üzerindeki sistem (SoC). Cortex-A72, 2015 yılında Cortex-A57 ve% 20 daha az güç kullanmak veya% 90 daha fazla performans sunmak üzere tasarlandı.[2][3]

Genel Bakış

  • Derinlemesine sahip boru hatlı işlemci hizmet dışı, spekülatif mesele 3 yollu süper skalar yürütme hattı
  • DSP ve NEON SIMD çekirdek başına uzantılar zorunludur
  • VFPv4 Yerleşik Kayan Nokta Birimi (çekirdek başına)
  • Donanım sanallaştırma destek
  • Başparmak-2 komut seti kodlaması, performans üzerinde çok az etki ile 32 bit programların boyutunu azaltır.
  • TrustZone güvenlik uzantıları
  • Talimat yürütmenin göze batmadan izlenmesi için Program İzleme Macrocell ve CoreSight Tasarım Kiti
  • 32 KiB verisi (2-yollu set-ilişkisel) + 48 KiB talimatı (3-yollu set-ilişkisel) Çekirdek başına L1 önbellek
  • Tümleşik düşük gecikmeli seviye 2 (16 yollu set ilişkisel) önbellek denetleyicisi, küme başına 512 KB ila 4 MB yapılandırılabilir boyut
  • 4 KiB, 64 KiB ve 1 MB sayfa boyutları için yerel desteğe sahip 48 girişli tam ilişkisel L1 talimat çevirisi ön tampon (TLB)
  • 4 KiB, 64 KiB ve 1 MB sayfa boyutları için yerel desteğe sahip 32 girişli tam ilişkisel L1 veri TLB'si
    • Çekirdek başına 1024 girişli birleştirilmiş L2 TLB'nin 4 yollu set ilişkisel, ıskalamayı destekler
  • Performansı önemli ölçüde artıran ve yanlış tahmin ve spekülasyondan kaynaklanan enerjiyi azaltan gelişmiş şube tahmin algoritması
  • Doğrudan eşlemeli güçte erken IC etiketi –3 yönlü L1 önbellek *
  • Bölgeselleştirilmiş TLB ve μBTB etiketleme
  • Küçük ofset şube hedefi optimizasyonları
  • Gereksiz dal öngörücü erişimlerinin bastırılması

Cips

Ayrıca bakınız

Referanslar

  1. ^ a b "Cortex-A72 İşlemci". ARM Holdings. Alındı 2014-02-02.
  2. ^ Frumusanu, Andrei (3 Şubat 2015). "ARM, Cortex-A72, CCI-500 ve Mali-T880'i Duyurdu". Anandtech. Alındı 29 Mart 2017.
  3. ^ Frumusanu, Andrei (23 Nisan 2015). "ARM, Cortex-A72 Mimarisinin Ayrıntılarını Açıklıyor". Anandtech. Alındı 29 Mart 2017.
  4. ^ "Raspberry Pi 4 35 $ 'dan satışta". Ahududu Pi. 2019-06-24. Alındı 2019-06-24.

Dış bağlantılar